# fvIO SPI 汎用プラグイン 仕様書

Rev1.10 2019 年 07 月 23 日 シマフジ電機(株)

# 変 更 履 歴 表

| 版     |          | 変更内容                                    | 変更日付       |  |  |  |  |  |  |
|-------|----------|-----------------------------------------|------------|--|--|--|--|--|--|
| 1. 10 | 2        | 表を修正。                                   | 2019/07/23 |  |  |  |  |  |  |
|       | 3. 1     | 表に端子番号を追加、シンボルの並び順を修正。                  |            |  |  |  |  |  |  |
|       |          | (注 1)の説明文を修正。                           |            |  |  |  |  |  |  |
|       | 3. 3     | レジスター覧からシーケンス出力データレジスタ(OREGO-OREG7)を削除。 |            |  |  |  |  |  |  |
|       |          | 2 スロット版のレジスター覧を追加。                      |            |  |  |  |  |  |  |
|       | 3. 4     | オフセットアドレスの値を修正。                         |            |  |  |  |  |  |  |
|       |          | シーケンス出力データレジスタ(OREGO-OREG7)の項目を削除。      |            |  |  |  |  |  |  |
|       | 3. 4. 11 | 2 スロット版のオフセットアドレスを追加。                   |            |  |  |  |  |  |  |
|       | 3. 4. 12 | 2 スロット版のオフセットアドレスを追加。                   |            |  |  |  |  |  |  |
|       | 3. 5     | 3.5 フローチャートを修正。                         |            |  |  |  |  |  |  |
|       | 3. 5. 6  | 説明文を修正。                                 |            |  |  |  |  |  |  |
| 1. 00 | 初版       |                                         | 2019/01/23 |  |  |  |  |  |  |

# 目次

| 1. | はじめに    | -                           | 4  |
|----|---------|-----------------------------|----|
| 2. | 動作環境    | 竞                           | 4  |
| 3. | fvIO プラ | ラグイン詳細                      | 4  |
|    | 3.1 端子  | 子機能                         | 4  |
|    | 3.2 割り  | J込み信号                       | 4  |
|    | 3.3 レジ  | シスタ割り当て                     | 5  |
|    | 3.4 レジ  | ジスタ詳細                       | 7  |
|    | 3.4.1.  | トリガレジスタ(TRG)                | 7  |
|    | 3.4.2.  | シーケンス設定レジスタ(CMD)            | 8  |
|    | 3.4.3.  | シーケンス送信数設定レジスタ(SLEN)        | 8  |
|    | 3.4.4.  | クロック周期設定レジスタ(CWAIT)         | 9  |
|    | 3.4.5.  | オプションレジスタ 0(OPT0)           | 9  |
|    | 3.4.6.  | オプションレジスタ 1(OPT1)           | 10 |
|    | 3.4.7.  | オプションレジスタ 2(OPT2)           | 11 |
|    | 3.4.8.  | ロングウェイトレジスタ(LWAIT)          | 12 |
|    | 3.4.9.  | シーケンス入力データレジスタ 0~7(IREG0~7) | 13 |
|    | 3.4.10. | バージョンレジスタ(VER)              | 13 |
|    | 3.4.11. | ステータスレジスタ(STAT)             | 14 |
|    | 3.4.12. | 出力 FIFO レジスタ(FIFO0)         | 15 |
|    | 3.5 機能  | <b>能詳細</b>                  | 16 |
|    | 3.5.1.  | ELC 設定                      | 16 |
|    | 3.5.2.  | DMA 設定                      | 17 |
|    | 3.5.3.  | fvIO レジスタ設定                 | 18 |
|    | 3.5.4.  | fvIO シーケンス開始                | 19 |
|    | 3.5.5.  | fvIO シーケンス終了待ち              | 19 |
|    | 3.5.6.  | 出力データ取得                     | 20 |

# 1. はじめに

本書は RZ/T1 IoT-Engine の fvIO SPI 汎用プラグイン仕様書である。

# 2. 動作環境

本プラグインが動作する環境は以下の通り。

| 項目  | 種類              | 備考 |
|-----|-----------------|----|
| CPU | ルネサス製マイコン RZ/T1 |    |

# 3. fvIO プラグイン詳細

#### 3.1 端子機能

端子機能は以下の通り。端子割り当てについては、fvIO プラグインの各アプリケーションノートを参照すること。

| シンボル                 | 端子番号 | 入出力 | 機能            |  |  |
|----------------------|------|-----|---------------|--|--|
| SCLK                 | 1    | 出力  | SPI クロックライン   |  |  |
| MOSI                 | 2    | 出力  | SPI データ出力     |  |  |
| MISO                 | 3    | 入力  | SPI データ入力     |  |  |
| CS0                  | 4    | 出力  | SPI チップセレクト 0 |  |  |
| CS1 <sup>(注 1)</sup> | 5 出力 |     | SPI チップセレクト 1 |  |  |
| CS2 <sup>(注 1)</sup> | 6    | 出力  | SPI チップセレクト 2 |  |  |
| CS3 <sup>(注 1)</sup> | 7    | 出力  | SPI チップセレクト 3 |  |  |

# (注 1)1 スロット版では未実装。

#### 3.2 割り込み信号

割り込み信号は以下の通り。端子割り当てやベクタ番号については、fvIO プラグインの各アプリケーションノートを参照すること

| シンボル     | 入出力 | 機能                     |
|----------|-----|------------------------|
| FIFO_PAE | 出力  | fvIO FIFO 受信割り込み       |
| FIFO_PAF | 出力  | fvIO FIFO 送信割り込み       |
| INT0     | 出力  | STAT レジスタ割り込み(ELCIRQ1) |

# 3.3 レジスタ割り当て

# (1)レジスター覧

レジスタは、ベースアドレスを基準に以下のような構成をしている。ベースアドレスについては、fvIO インタフェースの各アプリケーションノートを参照すること

# ■1 スロット版のレジスター覧

| オフセットアドレス  | サイズ   | シンボル  | R/W | 初期値              | 機能                     |
|------------|-------|-------|-----|------------------|------------------------|
| 0×00000000 | 8bit  | TRG   | RW  | 0x80             | トリガレジスタ                |
| 0x00000001 | 8bit  | CMD   | RW  | 0x00             | シーケンス設定レジスタ            |
| 0x00000002 | 8bit  | SLEN  | RW  | 0x00             | シーケンス送信数設定レジスタ         |
| 0x00000004 | 8bit  | CWAIT | RW  | 0x00             | クロック周期設定レジスタ           |
| 0x00000005 | 8bit  | OPT0  | RW  | 0x00             | オプションレジスタ 0            |
| 0x00000006 | 8bit  | OPT1  | RW  | 0x00             | オプションレジスタ 1            |
| 0x00000007 | 8bit  | OPT2  | RW  | 0x00             | オプションレジスタ 2            |
| 0×00000008 | 32bit | LWAIT | RW  | 0x00000000       | ロングウェイトレジスタ            |
| 0x00000010 | 8bit  | IREG0 | RW  | 0x00             | シーケンス入力データレジスタ 0       |
| 0x00000011 | 8bit  | IREG1 | RW  | 0x00             | シーケンス入力データレジスタ 1       |
| 0x00000012 | 8bit  | IREG2 | RW  | 0x00             | シーケンス入力データレジスタ 2       |
| 0x00000013 | 8bit  | IREG3 | RW  | 0x00             | シーケンス入力データレジスタ3        |
| 0x00000014 | 8bit  | IREG4 | RW  | 0x00             | シーケンス入力データレジスタ 4       |
| 0x00000015 | 8bit  | IREG5 | RW  | 0x00             | シーケンス入力データレジスタ 5       |
| 0x00000016 | 8bit  | IREG6 | RW  | 0x00             | シーケンス入力データレジスタ 6       |
| 0x00000017 | 8bit  | IREG7 | RW  | 0x00             | シーケンス入力データレジスタ 7       |
| 0x00000600 | 8bit  | VER   | RO  | O 0x10 バージョンレジスタ |                        |
| 0x00000601 | 8bit  | STAT  | RO  | 0x00             | ステータスレジスタ              |
| (注 1)      | 8bit  | FIFO0 | RW  | 0x00             | シーケンス入力、及び出力 FIFO レジスタ |

(注 1)FIFO レジスタのアドレス値については、fvIO プラグインの各アプリケーションノートを参照すること

# ■2 スロット版のレジスター覧

| オフセット<br>アドレス | サイズ   | シンボル  | R/W                 | 初期値  | 機能                     |
|---------------|-------|-------|---------------------|------|------------------------|
| 0x00000000    | 8bit  | TRG   | RW                  | 0x80 | トリガレジスタ                |
| 0x0000001     | 8bit  | CMD   | RW                  | 0x00 | シーケンス設定レジスタ            |
| 0x00000002    | 8bit  | SLEN  | RW                  | 0x00 | シーケンス送信数設定レジスタ         |
| 0x0000004     | 8bit  | CWAIT | RW                  | 0x00 | クロック周期設定レジスタ           |
| 0x0000005     | 8bit  | OPT0  | RW                  | 0x00 | オプションレジスタ 0            |
| 0x0000006     | 8bit  | OPT1  | RW                  | 0x00 | オプションレジスタ 1            |
| 0x0000007     | 8bit  | OPT2  | RW                  | 0x00 | オプションレジスタ 2            |
| 0x00000008    | 32bit | LWAIT | LWAIT RW 0x00000000 |      | ロングウェイトレジスタ            |
| 0x0000010     | 8bit  | IREG0 | RW                  | 0x00 | シーケンス入力データレジスタ 0       |
| 0x00000011    | 8bit  | IREG1 | RW                  |      | シーケンス入力データレジスタ 1       |
| 0x00000012    | 8bit  | IREG2 | RW                  | 0x00 | シーケンス入力データレジスタ 2       |
| 0x00000013    | 8bit  | IREG3 | RW                  | 0x00 | シーケンス入力データレジスタ 3       |
| 0x00000014    | 8bit  | IREG4 | RW                  | 0x00 | シーケンス入力データレジスタ 4       |
| 0x00000015    | 8bit  | IREG5 | RW                  | 0x00 | シーケンス入力データレジスタ 5       |
| 0x00000016    | 8bit  | IREG6 | RW                  | 0x00 | シーケンス入力データレジスタ 6       |
| 0x0000017     | 8bit  | IREG7 | RW                  | 0x00 | シーケンス入力データレジスタ 7       |
| 0x00400600    | 8bit  | VER   | RO                  | 0x10 | バージョンレジスタ              |
| 0x00400601    | 8bit  | STAT  | RO                  | 0x00 | ステータスレジスタ              |
| (注 1)         | 8bit  | FIFO0 | RW                  | 0x00 | シーケンス入力、及び出力 FIFO レジスタ |

(注 1)FIFO レジスタのアドレス値については、fvIO プラグインの各アプリケーションノートを参照すること

#### 3.4 レジスタ詳細

以下に各レジスタの詳細を示す。

#### 3.4.1. トリガレジスタ(TRG)

|     | 7    | 6   | 5   | 4   | 3    | 2   | 1   | 0   | bit |
|-----|------|-----|-----|-----|------|-----|-----|-----|-----|
| TRG | FCLR |     |     |     | SYNC |     | REP | TRG |     |
|     | R/W  | R/W | R/W | R/W | R/W  | R/W | R/W | R/W | R/W |
|     | 1    | 0   | 0   | 0   | 0    | 0   | 0   | 0   | 初期値 |

| Bits | 名称       | R/W | 初期値  | 機能説明                                     |
|------|----------|-----|------|------------------------------------------|
|      |          |     |      | FIFO 入力クリア                               |
| 7    | FCLR     | R/W | 1    | 0 : FIFO の入力データを保持                       |
| '    | FULK     | R/W | 1    | 1:トリガ受付可(STAT レジスタの TRDY ビット=1)の時、       |
|      |          |     |      | FIFO の入力データをクリア                          |
| 6:4  | reserved | R/W | 0    | R/W 可能だが、書く場合は 0 とすること                   |
|      |          |     |      | fvIO シーケンス開始条件選択                         |
| 3    | SYNC     | R/W | 0    | 0 : TRG ビットへの'1'書き込みでシーケンス開始             |
|      |          |     |      | 1 : TRG ビットへの'1'書き込み後、外部 SYNC 入力でシーケンス開始 |
| 2    | reserved | R/W | 0    | R/W 可能だが、書く場合は 0 とすること                   |
|      |          |     |      | シーケンスのリピート                               |
| 1    | REP      | R/W | 0    | 0:シーケンスを1回だけ実行                           |
|      |          |     |      | 1:シーケンスを連続実行                             |
|      |          |     | /W 0 | fvIO シーケンスの開始トリガ                         |
| 0    | TRG      | R/W |      | 0 : fvIO シーケンス停止                         |
|      |          |     |      | 1 : fvIO シーケンス開始(書き込み時開始)                |

- ・FIFO0 レジスタにデータを入力する必要がある場合、本レジスタの FCLR ビットを 0 に設定すること。
- ・本レジスタの FCLR ビットを'1'に設定することで、50[ns]毎に1ワード分の入力データをクリアできる。
- ・本レジスタの REP ビットを'1'に設定することで、TRG ビットの書き込みなしに連続でシーケンスを実行できる。 REP ビットを'0'に設定すると停止する。
- ・本レジスタの REP ビットと SYNC ビットを同時に'1'に設定した場合、REP ビットのリピート実行を優先する。

# 3.4.2. シーケンス設定レジスタ(CMD)

オフセットアドレス: 0x00000001

|     | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   | bit |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| CMD |     |     |     | CMI | D   |     |     |     |     |
|     | R/W |
|     | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 初期値 |

| Bits | 名称  | R/W | 初期値 | 機能説明      |
|------|-----|-----|-----|-----------|
| 7:0  | CMD | R/W | 0   | シーケンスアドレス |

- ・本レジスタは TRG レジスタの TRG ビットを'1'に書き込み後、fvIO シーケンス完了まで変更してはならない。
- ・本レジスタに特定の値を設定し、TRG レジスタの TRG ビットを'1'に書き込むことで fvIO シーケンスの実行を開始する。
- ・機能仕様書に記述されたシーケンスアドレス以外の値を書き込むと、誤動作するため設定しないこと。

# 3.4.3. シーケンス送信数設定レジスタ(SLEN)

オフセットアドレス: 0x002



| Bits | 名称   | R/W | 初期値 | 機能説明        |
|------|------|-----|-----|-------------|
|      |      |     |     | シーケンス送信数    |
| 7:0  | SLEN | R/W | 0   | 送信数=設定値+1   |
|      |      |     |     | 設定値の範囲は、1~8 |

・本レジスタは TRG レジスタの TRG ビットを'1'に書き込み後、fvIO シーケンス完了まで変更してはならない。

# 3.4.4. クロック周期設定レジスタ(CWAIT)

オフセットアドレス: 0x00000004

|       | 7     | 6   | 5   | 4   | 3   | 2   | 1   | 0   | bit |  |  |
|-------|-------|-----|-----|-----|-----|-----|-----|-----|-----|--|--|
| CWAIT | CWAIT |     |     |     |     |     |     |     |     |  |  |
| _     | R/W   | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W |  |  |
|       | 0     | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 初期値 |  |  |

| Bits | 名称    | R/W    | 初期値 | 機能説明                         |
|------|-------|--------|-----|------------------------------|
| 7:0  | CWAIT | R/W    | 0   | 通信用のクロック周期設定                 |
| 7.0  | CWAIT | FK/ VV | U   | クロック周期[MHz] = 20/((設定値+1)*2) |

- ・本レジスタは TRG レジスタの TRG ビットを'1'に書き込み後、fvIO シーケンス完了まで変更してはならない。
- ・本レジスタの設定値は、外部モジュールとの通信レートに影響するため機能仕様書の範囲外の値は設定しないこと。

### 3.4.5. オプションレジスタ 0(OPT0)



| Bits | 名称     | R/W  | 初期値 | 機能説明            |
|------|--------|------|-----|-----------------|
| 7.0  | CDELAY | D /W | 0   | サンプリング遅延        |
| 7:0  | SDELAY | R/W  | 0   | 遅延時間[ns]=設定値×50 |

- ・本レジスタは TRG レジスタの TRG ビットを'1'に書き込み後、fvIO シーケンス完了まで変更してはならない。
- ・本レジスタは主にケーブル長による遅延が発生する場合に設定する。
- ・本レジスタに'1'以上の値を設定すると、データのサンプリング位置が TRG レジスタの SED ビットで設定したエッジから設定値×50[ns]分遅延する。また、以下のように 8bit 毎に SCLK が遅延時間分延びるので注意すること。(以下の例はクロック極性=正論理の場合)



# 3.4.6. オプションレジスタ 1(OPT1)

|      | 7   | 6   | 5   | 4   | 3    | 2    | 1    | 0    | bit |
|------|-----|-----|-----|-----|------|------|------|------|-----|
| OPT1 | SED | CKP |     |     | CSP3 | CSP2 | CSP1 | CSP0 |     |
| ·    | R/W | R/W | R/W | R/W | R/W  | R/W  | R/W  | R/W  | R/W |
|      | 0   | 0   | 0   | 0   | 0    | 0    | 0    | 0    | 初期値 |

| Bits | 名称       | R/W | 初期値 | 機能説明                   |
|------|----------|-----|-----|------------------------|
|      |          |     |     | クロック位相                 |
| 7    | SED      | R/W | 0   | 0:奇数エッジでサンプル           |
|      |          |     |     | 1:偶数エッジでサンプル           |
|      |          |     |     | クロック極性選択               |
| 6    | СКР      | R/W | 0   | 0: 正論理                 |
|      |          |     |     | 1:負論理                  |
| 5:4  | reserved | R/W | 0   | R/W 可能だが、書く場合は 0 とすること |
|      |          |     |     | チップセレクト 3 の極性          |
| 3    | CSP3     | R/W | 0   | 0 : High アクティブ         |
|      |          |     |     | 1 : Low アクティブ          |
|      |          |     |     | チップセレクト 2 の極性          |
| 2    | CSP2     | R/W | 0   | 0 : High アクティブ         |
|      |          |     |     | 1 : Low アクティブ          |
|      |          |     |     | チップセレクト 1 の極性          |
| 1    | CSP1     | R/W | 0   | 0 : High アクティブ         |
|      |          |     |     | 1 : Low アクティブ          |
|      |          |     |     | チップセレクト 0 の極性          |
| 0    | CSP0     | R/W | 0   | 0 : High アクティブ         |
|      |          |     |     | 1 : Low アクティブ          |

<sup>・</sup>本レジスタは TRG レジスタの TRG ビットを'1'に書き込み後、fvIO シーケンス完了まで変更してはならない。

# 3.4.7. オプションレジスタ 2(OPT2)

|      | 7   | 6   | 5   | 4   | 3    | 2    | 1    | 0    | bit |
|------|-----|-----|-----|-----|------|------|------|------|-----|
| OPT2 |     |     |     |     | CSE3 | CSE2 | CSE1 | CSE0 |     |
| •    | R/W | R/W | R/W | R/W | R/W  | R/W  | R/W  | R/W  | R/W |
|      | 0   | 0   | 0   | 0   | 0    | 0    | 0    | 0    | 初期値 |

| Bits | 名称       | R/W | 初期値 | 機能説明                   |
|------|----------|-----|-----|------------------------|
| 7:4  | reserved | R/W | 0   | R/W 可能だが、書く場合は 0 とすること |
|      |          |     |     | チップセレクト 3 の有効/無効       |
| 3    | CSE3     | R/W | 0   | 0:無効                   |
|      |          |     |     | 1:有効                   |
|      |          |     |     | チップセレクト 2 の有効/無効       |
| 2    | CSE2     | R/W | 0   | 0:無効                   |
|      |          |     |     | 1:有効                   |
|      |          |     |     | チップセレクト 1 の有効/無効       |
| 1    | CSE1     | R/W | 0   | 0:無効                   |
|      |          |     |     | 1:有効                   |
|      |          |     |     | チップセレクト 0 の有効/無効       |
| 0    | CSE0     | R/W | 0   | 0:無効                   |
|      |          |     |     | 1:有効                   |

- ・本レジスタは TRG レジスタの TRG ビットを'1'に書き込み後、fvIO シーケンス完了まで変更してはならない。
- ・本レジスタに'1'以上の値を設定すると、データのサンプリング位置が TRG レジスタの SED ビットで設定したエッジから設定値×50[ns]分遅延する。

# 3.4.8. ロングウェイトレジスタ(LWAIT)

|        | 31  | 30  | 29  | 28  | 27  | 26  | 25  | 24  | 23  | 22  | 21  | 20  | 19  | 18  | 17  | 16  | bit |
|--------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| LWAITH |     |     |     |     |     |     |     |     |     |     |     | LWA | ΔT  |     |     |     |     |
|        | R/W |
|        | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 初期値 |
| _      | 15  | 14  | 13  | 12  | 11  | 10  | 9   | 8   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   | bit |
| LWAITL |     |     |     |     |     |     |     | LWA | ΑIT |     |     |     |     |     |     |     |     |
|        | R/W |
|        | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 初期値 |

| Bits  | 名称       | R/W | 初期値 | 機能説明                        |
|-------|----------|-----|-----|-----------------------------|
| 31:24 | reserved | R/W | 0   | R/W 可能だが、書く場合は 0 とすること      |
|       |          |     |     | fvIO シーケンス実行後のトリガ無効期間(ウェイト) |
| 23:0  | LWAIT    | R/W | 0   | 0: ウェイト期間[ns]=0             |
|       |          |     |     | それ以外: ウェイト期間[ns]=(設定値+1)×50 |

- ・本レジスタは TRG レジスタの TRG ビットを'1'に書き込み後、fvIO シーケンス完了まで変更してはならない。
- ・ウェイト期間は fvIO シーケンスの開始からカウントされる。
- ・「fvIO シーケンス実行時間>=ウェイト期間」になる場合、ウェイト期間は 0[ns]となる。

#### 3.4.9. シーケンス入力データレジスタ 0~7(IREG0~7)

オフセットアドレス: 0x00000010-0x00000017

|       | 7   | 6   | 5   | 4   | 3    | 2   | 1   | 0   | bit |
|-------|-----|-----|-----|-----|------|-----|-----|-----|-----|
| IREGn |     |     |     | IRE | EG . |     |     |     |     |
| •     | R/W | R/W | R/W | R/W | R/W  | R/W | R/W | R/W | R/W |
|       | 0   | 0   | 0   | 0   | 0    | 0   | 0   | 0   | 初期値 |

| Bits | 名称   | R/W | 初期値 | 機能説明       |
|------|------|-----|-----|------------|
| 7:0  | IREG | R/W | 0   | シーケンス入力データ |

- ・本レジスタは TRG レジスタの TRG ビットを'1'に書き込み後、fvIO シーケンス完了まで変更してはならない。
- ・本レジスタの設定値は特定の fvIO シーケンスのみ有効になる。詳細については機能仕様書を参照すること。
- ・入力データを通信の送信データとして扱う場合、データは MSB ファーストで送信される。

### 3.4.10. バージョンレジスタ(VER)

オフセットアドレス: 0x00000600(1 スロット版)、0x00400600(2 スロット版)

|     | 7 | 6 | 5 | 4   | 3 | 2 | 1 | 0 | bit |
|-----|---|---|---|-----|---|---|---|---|-----|
| VER |   |   |   | VER |   |   |   |   |     |
|     | R | R | R | R   | R | R | R | R | R/W |
|     | 0 | 0 | 0 | 1   | 0 | 0 | 0 | 0 | 初期値 |

| Bits | 名称  | R/W | 初期値  | 機能説明              |
|------|-----|-----|------|-------------------|
|      |     |     |      | ソフトバージョン          |
|      |     |     |      | VER=0x01(ver.0.1) |
| 7:0  | VER | R   | 0x10 | •                 |
|      |     |     |      | •                 |
|      |     |     |      | VER=0x99(ver.9.9) |

・本バージョンレジスタは fvIO プラグインのアプリケーション毎に設定される。

# 3.4.11.ステータスレジスタ(STAT)

オフセットアドレス: 0x00000601(1 スロット版)、0x00400601(2 スロット版)

|      | 7    | 6 | 5 | 4 | 3 | 2 | 1 | 0    | bit |
|------|------|---|---|---|---|---|---|------|-----|
| STAT | FERR |   |   |   |   |   |   | TRDY |     |
| ·    | R    | R | R | R | R | R | R | R    | R/W |
|      | 0    | 0 | 0 | 0 | 0 | 0 | 0 | 0    | 初期値 |

| Bits | 名称       | R/W   | 初期値 | 機能説明                                        |  |
|------|----------|-------|-----|---------------------------------------------|--|
|      |          |       |     | FIFO エラー                                    |  |
|      | FEDD     | _     | 0   | 0 : FIFO 機能正常                               |  |
| 7    | FERR     | ERR R |     | 1:外部 SYNC 入力(TRG レジスタの SYNC ビット=1)中に FIFO の |  |
|      |          |       |     | バッファオーバーフロー or FIFO のバッファアンダーランが発生          |  |
| 6:5  | reserved | R     | 0   | R/W 可能だが、書く場合は 0 とすること                      |  |
|      |          |       |     | トリガ受付通知                                     |  |
| 0    | TRDY     | R     | 0   | 0: トリガ受付不可(fvIO シーケンス未完了)                   |  |
|      |          |       |     | 1:トリガ受付可(fvIO シーケンス完了)                      |  |

- ・本レジスタの各ビットが'1'になった時、INTO割り込みが発生する。
- ・本レジスタの FERR ビットは一度'1'になった後はプラグインがリセットされるまで'0'クリアされない。

### 3.4.12.出力 FIFO レジスタ(FIFO0)

オフセットアドレス: (注1)



| Bits | 名称    | R/W | 初期値 | 機能説明                    |
|------|-------|-----|-----|-------------------------|
| 7:0  | FIFO0 | R/W | 0   | シーケンス入力データ、及びシーケンス出力データ |

- ・本レジスタは、深さ 16 ワード、幅 8bit の FIFO レジスタ。
- •fvIO から本レジスタの FIFO にデータが出力されると FIFO 受信割り込み(FIFO\_PAE)が発生する。
- •fvIO から本レジスタの FIFO ヘデータが入力されると FIFO 送信割り込み(FIFO\_PAF)が発生する。
- ・FIFO の出力データ格納数が 16 ワードの時にデータを受信すると、FIFO からデータを引き抜くまで通信が停止するため注意すること。
- ・通信データは MSB ファーストで取得した値を出力する。
- (注 1) FIFO レジスタのアドレス値については、fvIO プラグインの各アプリケーションノートを参照すること。

#### 3.5 機能詳細

fvIO プラグインは、レジスタ設定をすることで一定の処理を行う fvIO シーケンスを実行する。 下記の処理の流れに沿って機能の詳細を説明する。



# 3.5.1. ELC 設定

外部同期信号を使用して通信開始トリガをかける場合は、RZ/T1 の ELC 機能を設定し、fvIO に対してイベント 信号を入力する。fvIO ではアドレス:0xA0080B11 を RZ/T1 のイベントリンク設定レジスタ(ELSRn)の代わりとして 使用することができる。CMT1 を外部同期信号として使用する場合の設定例は以下の通り。

//ELC のモジュールストップ解除
SYSTEM.PRCR.LONG = 0x0000A503;
SYSTEM.MSTPCRC.BIT.MSTPCRC6 = 0;
SYSTEM.PRCR.LONG = 0x0000A500;

//CMT1 を fvIO とリンク
(\*(volatile unsigned char\*)(0xA0080B11))=0x1f;

//ELC 機能有効
ELC.ELCR.BIT.ELCON=1;

また、fvIOの INTO 割り込み信号を ELC のイベントとして割り込み登録する場合の設定例は以下の通り。

//ELC のモジュールストップ解除

SYSTEM.PRCR.LONG =  $0 \times 00000 A503$ ;

SYSTEM.MSTPCRC.BIT.MSTPCRC6 = 0;

SYSTEM.PRCR.LONG = 0x0000A500:

//fvIO と割り込みをリンク

ELC.ELSR18.BYTE = 0x2c:

//ELC 機能有効

ELC.ELCR.BIT.ELCON=1;

#### 3.5.2. DMA 設定

fvIO シーケンスの入力データとして入力 FIFO を使用するタイプ、あるいは fvIO シーケンスの出力データが出力 FIFO に格納されるタイプの場合、DMA を使用してデータを転送することができる。入力 FIFO のデータを使用した時、あるいは出力 FIFO にデータが格納した時に割り込み信号が発生するため、この信号を DMA の起動要因として使用することができる。DMA 設定については、RZ/T1 のハードウェアマニュアルを参照すること。割り込みベクタ要因については、fvIO プラグインの各アプリケーションノートを参照すること。ただし、転送モードとデータサイズは以下の値に設定すること。

| 設定項目                | 設定内容   |
|---------------------|--------|
| 転送モード               | シングル転送 |
| ソースデータサイズ           | 8bit   |
| デスティネーション<br>データサイズ | 8bit   |

#### 3.5.3. fvIO レジスタ設定

CMD/SLEN/CWAIT/OPT0/OPT1/OPT2/LWAIT/IREG0-7/FIFO0 レジスタを必要に応じて設定する。設定の詳細については、下記の(1)~(6)の通り。

#### (1)CMD レジスタ

CMD レジスタにて fvIO シーケンスを選択する。選択できるシーケンスについては、fvIO プラグインの機能仕様書を参照すること。

#### (2)SLEN レジスタ

SLEN レジスタにて fvIO シーケンスの送信長を設定する。SLEN レジスタがシーケンスにどのように反映されるかは fvIO プラグインの機能仕様書を参照すること。

#### (3)CWAIT レジスタ

CWAIT レジスタにて fvIO プラグインの通信用のクロック周期の設定を行う。

#### (4)OPT0 レジスタ

OPT0 レジスタにてサンプリング位置の設定を行う。

#### (5)OPT1 レジスタ

OPT1 レジスタにてクロック位相、クロック極性、チップセレクト極性を設定する。

#### (6)OPT2 レジスタ

OPT2 レジスタにてチップセレクトの有効/無効を設定する。

#### (7) LWAIT

LWAIT レジスタにて fvIO シーケンス実行後のトリガ無効期間(ウェイト)を設定する。この機能を使用することで以下のように通信タイミングの調整や、通信周期の異なるシーケンス同士の同期を取ることができる。

LWAIT レジスタ設定の有効・無効は fvIO シーケンスによって異なるため、fvIO プラグインの各機能仕様書を参照すること。



#### (8) IREG0-7

fvIO シーケンスにレジスタからの入力データが必要な場合は、IREGO-7 レジスタにデータを設定する。入力フォーマットについては、fvIO プラグインの各機能仕様書を参照すること。

#### (9)FIFO0

fvIO シーケンスに FIFO からの入力データが必要な場合は、FIFO レジスタにデータを入力する。入力フォーマットについては、fvIO プラグインの各機能仕様書を参照すること。

#### 3.5.4. fvIO シーケンス開始

TRG レジスタの TRG ビットを'1'に設定し、SYNC ビットの fvIO シーケンス開始条件を満たすと fvIO シーケンスが実行される。fvIO シーケンスの開始条件に外部同期信号を選択している場合は、TRG ビットを'1'に設定した後で ELC とリンクさせたモジュールを起動し、fvIO へ外部同期信号(イベント)を入力する必要がある。

#### 3.5.5. fvIO シーケンス終了待ち

fvIO シーケンスの終了は STAT レジスタの TRDY ビットが' 1' になったことを確認することで検知できる。また、 DMA を使用している場合は、RZ/T1 の CHSTATn(n=チャネル番号)レジスタの TACT ビットが' 1' から' 0' に更新 したことを合わせて確認することでシーケンスの終了を検知できる。 DMA のリピート実行を停止する場合は以下 の手順を行う。

- ①TRG レジスタを 0x80 に設定する。
- ②CPU 側の処理で DMA を停止に設定する。
- ③FIFO0 レジスタから 16 ワード+fvIO シーケンスの受信長分のデータを空読みする。
- ④800[ns]待機

# 3.5.6. 出力データ取得

fvIO シーケンスの出力データは FIFOO レジスタによって取得できる(出力データが無い場合もある。)。出力データのフォーマットについては、fvIO プラグインの各機能仕様書を参照すること。